Accueil > Documentations scientifiques > Revues récentes > La Revue des ISTs de Madagascar > Actes des journées de recherche 2019 - ISSN : 2710 - 4648 > Simulation d’un gradateur nouveau modèle monophasé commandé par (...)


  • Simulation d’un gradateur nouveau modèle monophasé commandé par FPGA
    Revue des ISTs de Madagasikara

    auteur : M. Volana RANDRIAMANDIMBISOA ; Maharo RAKOTOARIMANANA ; Fanjanirina RAZAFISON ; Georgette RAMANANTSIZEHENA ; Harlin ANDRIATSIHOARANA

    Mots clés : Gradateur, Monophasé, FPGA, Cosimulation, Harmonique.

    [FRS] L’objectif de ce travail est d’effectuer la modélisation et la simulation d’un gradateur nouveau modèle monophasé et deréaliser sa commande par la description VHDL d’un FPGA cyclone III EP3C25F324C6. Le circuit de puissance est modéliséavec le logiciel MATLAB Simulink et la commande est conçue à l’aide des logiciels Quartus II et ModelSim. Les résultatsobtenus sont le fruit d’une Cosimulation entre ces outils. Des avantages seront perçus grâce à un circuit de commandeperformant, fiable et facilement modifiable. La finalité portera sur la comparaison des paramètres d’un gradateur classiqueet ceux du nouveau modèle, surtout en ce qui concerne les harmoniques.

    Télécharger

© MESupReS 2009 - 2024. Mentions légales
(p) Secrétariat Général | Direction des Technologies de l'Information et de la Communication (DTIC)
Contact: dtic@mesupres.gov.mg - Tous droits réservés